姓名:简历本
年龄:35
电话:137****1033
邮箱:235290675@qq.com
经验:5年
意向:信号完整性/layout
时间:2011-09到2014-06
学校:简历本大学 | 专业:通信与信息系统 | 学历:硕士
时间:2007-09到2011-07
学校:简历本工程大学 | 专业:电子信息工程 | 学历:本科
工作时间:2014-07到至今
公司名称:简历本信息技术有限公司 | 所在部门: | 所在岗位:layout工程师
工作描述:
从事高速PCB Layout设计,主要负责元器件的布局,PCB设计的规则设定,PCB布线导出Gerber文件,并使用CAM350检查Gerber文件;主要设计航天科工集团、信威通信、苏州Honeywell的PCB项目,现在被外派到航天科工三院33所,作为该所的PCB项目设计负责人。
所做的项目包含刚性板、刚柔结合板、柔性板;高速数字板,数模结合板等;设计规模从几百PIN到上万PIN,层数最高达20层;涉及到AD、DA数模/模数转换芯片,DSP、FPGA控制处理芯片,USB、网口、光纤接口 等接口,SDRAM、FLASH、DDR(2/3)等存储芯片,RS422、RS485、RS232等通讯接口,光耦、继电器、变压器等隔离器件,还有各式开关电源、线性电源等。
对信号完整性,电源完整性以及EMC有一定的了解。
工作时间:2014-07到至今
公司名称:简历本网络科技有限公司 | 所在部门:EDA | 所在岗位:信号完整性,layout
工作描述:
主要负责通信系统的信号完整性以及pcblayout设计,分析IEEE、OIF等通信协议的标准,为PCBlayout设计提供指导规范
(1)前仿真评估整个系统框架的可行性,包括板材、连接器等器件的选型;
(2)PCB的叠层设计,与PCB板厂沟通处理工程确认等问题,完成PCBlayout设计;
(3)10Gbps、25Gbps等高速信号的仿真优化,包括通道链路的长度、走线层的选择、BGA和连接器处的出线方式等,确保链路的无源指标满足通信协议的要求,并根据芯片的模型对其预加重均衡参数调整,进行有源眼图仿真,确保设计的信号完整性;
(4)对PCB中低速时钟信号、DDR信号仿真,对端接方式,走线拓扑等设计规划;
(5)对PCB中的各种电源进行仿真,确保压降等参数满足设计要求;
(6)设计测试板通过仿测对比确保仿真的精度;并使用TDR、矢网帮助解决硬件现场出现的问题;
项目时间:2014-12到至今
项目名称:ZXR10 T8000集群路由器项目SI仿真
项目描述:
项目介绍
中兴T8000高端路由器,集群系统,线性扩展设备容量,最大可支持16+64机架级联,具备200T交换能力
负责整套系统中各类线卡,交换卡,背板的信号完整性,主要分为以下几个方面
(1)BGA芯片、过孔、AC耦合电容、连接器、光模块等阻抗不连续点的优化设计,通过对其反焊盘的大小,参考 平面的选择,使得阻抗连续;对BGA芯片、连接器等出线方式规划,降低系统的串扰;
(2)线卡和交换卡中的DDR芯片仿真,主要对走线拓扑,走线长度,端接方式的选择等做出约束;
(3)系统中各类电源仿真,确保满足芯片的设计要求;
(4)帮助硬件产品测试。
我的职责
项目时间:2012-08到至今
项目名称:通用型测温手持终端
项目描述:
项目介绍
通用型手持终端通过有线无线两种方式对数字、模拟传感器得到的温度采集、处理及显示。它由微处理器控制模块、无线通信模块、温度数据采集模块、数码管显示模块、USB接口通信模块、键盘模块、锂电池充放电管理模块以及时钟电路模块组成。
我的职责
独立完成通用型手持终端硬件电路设计,PCB板绘制及底层代码编写,最终调试成功,产品已投入生产使用,已申请实用新型专利
本人硕士毕业,三年相关工作经验,熟悉硬件系统框架设计,对PCIE,ETHERNET等高速信号、时钟、电源以及DDR的处理精通;熟练掌握Cadence、Ansoft等公司的EDA软件,如Allegro、HFSS、ADS、Siwave等 完成信号完整性仿真以及PCB layout设计;熟练使用示波器,阻抗测试仪,矢量网络分析仪如LeCroy 的SDA820Zi,Tektronix DSA8300等对PCB走线的阻抗测量、skew分析、通道的S参数;具有良好的英语能力,熟悉IEEE以及OIF等通信协议文档以及各种芯片的datasheet;具有较强的组织协调能力,责任心强,工作热情高