姓名:简小历
年龄:24岁
电话:155****8047
邮箱:641218****@qq.com
经验:2年
意向:fpga工程师
时间:2013-09 - 2017-06
学校:简历本科技学院 | 专业:电子科学与技术 | 学历:本科
工作时间:2016-08 - 2017-02
公司名称:简历本信息科技有限公司 | 所在部门: | 所在岗位:硬件工程师
工作描述:
工作职责
1. 参与项目的客户技术沟通,可行性分析;负责产品硬件开发方案的制定与修改,评估产品硬件开发的技术风险
2. 负责重要项目硬件设计,包括总体方案、详细设计方案、原理图设计、样机调试,负责项目中 FPGA 方案设计、代码编写、调试、维护
3. 负责分析解决项目中与硬件相关的技术问题,按时完成项目开发设计,保证项目质量
4. 负责及时、准确完成本部门产品的技术文件编制及归档
主要业绩:
1、 大数据量数据记录仪设计。
数据记录仪采用FPGA、DSP、SSD、光纤接口、网口组成。通过对FPGA、DSP内部程序的发开,可对光口发来的数据进行处理及存储和发出。此数据记录仪可存储16TB的数据、写入带宽可达2.4GB/s、读出带宽可达1.5GB/s。通过OrCAD设计了硬件原理图,并完成了一系列设计文档的撰写;与PCB Layout工程师沟通并指导布线。
2、时钟发生器设计
时钟发生器板卡采用STM32 ARM和时钟发生器芯片组成,可产生两路相位、频率可控,频率高达1.6GHz的时钟。板卡通过USB接口进行控制。通过通过OrCAD设计了硬件原理图,Allegro设计了PCB,并完成ARM上程序的开发,最终完成整板功能的实现。
工作时间:2007-08 - 2016-07
公司名称:简历本招聘咨询有限公司 | 所在部门: | 所在岗位:硬件工程师
工作描述:
工作职责:
1、自动测试系统(ATE)模拟模块的开发、控制软件设计。
2、FPGA测试系统的开发。
3、各种数字芯片测试系统的开发。
主要业绩:
1、 芯片自动测试系统(ATE)模拟模块的开发、控制软件设计。
(1) 芯片自动测试系统(ATE)大范围、高精度模拟模块(PMU、DPS)的设计开发。通过AD设计了模块的原理图和PCB。通过编写模块控制软件和万用表控制软件,对模块的输出进行采集,通过计算和曲线拟合,得到模块最佳的校准曲线,将曲线多项式加到模块的输出控制上进行调整,提高模块的输出准确度和精度。
(2) 用VC++实现整台ATE控制软件的设计,软件与底层控制驱动链接可控制ATE上的所有资源,按照所涉及的patten对芯片进行测试。根据开发的内容撰写了一篇专利,《高精度数控电源的设计与实现》。
2、 FPGA测试系统的开发。
(1) FPGA板级测试系统的开发。设计了4款FPGA芯片的板级测试系统,通过测试板和外围仪器,可对FPGA芯片的各种静态动态参数和功能进行测试;
(2) 4款FPGA单粒子测试系统。系统的主要架构是用商用的FPGA接收外部的指令为待测FPGA产生激励并对待测FPGA的响应进行采集并上传,从而实现在线对FPGA芯片在粒子辐射环境下功能的正确性、粒子造成FPGA内部配置位、数据寄存器翻转的情况的检测。本系统在硬件上,用AD设计了测试系统的原理图及PCB;用LabVIEW设计了检测系统的控制软件。
(3) FPGA辐照总剂量测试系统的开发。此辐照系统的硬件分为辐照板和参数测试版。用AD设计了辐照试验的辐照板及参数测试板;用LabVIEW设计了参数检测软件,通过参数测试板,可以检测经过辐射过的芯片功能和电参数。
3、FPGA下载器的开发。开发了一款针对自研FPGA的USB下载器,通过此下载器,可以对自研FPGA进行配置码的下载,回读以及嵌入式逻辑分析仪的操作。
4、FPGA演示板的开发。针对自研FPGA设计了演示板,板上的资源有音频输入输出接口、视频输入输出接口、网口、UART、SDRAM、NOR FLASH、开关、按键等。
5、 各种数字芯片测试系统的开发。
(1) LVDS芯片测试系统,用AD和HyperLynx设计并仿真了测试板,用VC++设计了控制软件,通过GPIB对电源、源表、万用表、热流罩进行控制,从而实现对LVDS芯片的功能和电参数进行自动测试。
(2) 寄存器芯片测试系统,用AD设计了测试系统的原理图及PCB;通过LabView进行软件设计,通过此系统可对寄存器芯片进行功能测试及IO的电参数测试。
(3) 传输线触波产生器(TLPG),测量了待测芯片的ESD特性
项目时间:2014-04 - 2016-07
项目名称:窄带抗干扰接收机
项目描述:
项目介绍
窄带抗干扰接收的主要功能是,实现抗窄带干扰,干扰带宽为前端有效带宽的1/10,并能在干扰存在的情况下,实现定位导航的功能。
我的职责
1、基于matlab的窄带抗干扰算法仿真建模;
2、基于FPGA的窄带抗干扰RTL代码实现以及相应调试工作;
项目时间:2016-03 - 2016-07
项目名称:便携站信道盒
项目描述:
项目介绍
该主要完成接收4路S频段信号,经选频、放大、变频后输出至中频。同时一路中频信号,上变频到L波段,放大输出,软件功能主要完成网络口和串口对5路频综及衰减控制。
我的职责
1、完成项目中单片机程序编写调试。
2、完成项目中上位机控制台程序编写调试。
熟练掌握Word、Excel、PowerPoint、Visio等办公软件
熟练使用QuartusII、ISE、Libero等FPGA开发软件
熟练使用Matlab、Modelsim仿真软件
熟练使用Eclipse、Keil编程软件
熟练使用VHDL和Verilog两种硬件描述语言
熟练使用C/C++/C#软件编程语言
Verilog、VHDL
C语言